- 1. NOTA: Use <u>no máximo 40 palavras</u> para responder a cada uma das 4 questões seguintes:
  - a) Apresente, justificando, a decomposição em instruções nativas da instrução "bge \$4, \$5, else".
  - b) Apresente o formato de codificação da instrução "J", referindo quais os campos em que é decomposta a dimensão de cada um e o seu significado. Explique ainda como essa instrução é executada.
  - c) Indique o modo de codificação do expoente na norma IEEE-754, precisão simples, e apresente a razão pela qual se utiliza esse método.
  - d) Apresente a razão pela qual, num datapath pipelined, as instruções do tipo R passam pela fase "memory access".
- **2.** Considere o *datapath single-cycle* que foi apresentado nas aulas teóricas. Admita os seguintes atrasos de propagação envolvidos nos vários elementos operativos e de estado:

*Memória externa* (dados e código): Leitura – 3ns; Escrita – 9ns

*File Register*: Leitura – 3ns; Escrita – 4ns *Sign Extend*: 4ns *Shifter*: 3ns

<u>ALU</u> (qualquer operação): 5ns <u>Somadores</u>: 5ns <u>Outros dispositivos</u>: 0ns

a) Determine o tempo mínimo necessário à execução de cada uma das três instruções seguintes (consideradas independentemente) e calcule a máxima frequência de relógio desta arquitectura. **Justifique a sua resposta**.

sw \$a0, 0(\$s0) [45%] add \$t1, \$t2, \$a0 [35%] beq \$s12, \$0, loop [20%]

- b) Considerando apenas as três instruções da alínea anterior, que a frequência de relógio é de 25MHz, e que a taxa média de ocorrência é a indicada entre parêntesis rectos, determine o valor médio do tempo durante o qual o *datapath* não sofre alterações em cada ciclo.
- 3. Considere que o conteúdo dos registos **\$f6** e **\$f4** é, respectivamente:

- a) Obtenha a representação em binário das quantidades armazenadas naqueles registos (codificadas segundo a norma IEEE 754, precisão simples).
- b) Determine o resultado da instrução div.s \$f2, \$f4, \$f6, realizando, em binário e/ou hexadecimal, os passos necessários. Indique, em binário (de acordo com a norma IEEE 754, precisão simples), qual o conteúdo do registo \$f2 após a execução da instrução.
- **4.** Considere o *datapath* e a unidade de controlo fornecido na Figura 1 (ligeiramente alterado em relação à versão das aulas teóricas), sabendo que corresponde a uma implementação multi-ciclo simplificada do MIPS, sem *pipelining*.
  - a) Preencha a tabela fornecida em anexo com o nome de cada uma das fases de execução da instrução "sub \$16, \$15, \$11" e com o valor que tomam, em cada uma delas, os sinais e valores do *datapath* e os sinais de controlo ali indicados. Admita que o valor lógico "1" corresponde ao estado activo (considere que os registos, antes da execução da instrução, têm os seguintes valores: \$15=0xA0F4, \$11=0x100F4F0A, \$PC=0x4000C0).
  - b) Admita que os valores indicados no *datapath* fornecido correspondem à "fotografia" tirada no decurso da execução de uma dada instrução. Identifique, observando com atenção todos os sinais: 1) qual a instrução em causa (apresente a instrução completa); 2) qual a fase de execução em que se encontra; 3) qual o valor do PC após a execução da instrução. **Justifique todos os passos da sua resposta**.
- **5.** Considere, na Figura 2, as tabelas ali apresentadas. Admita que o valor presente em **\$PC** corresponde ao endereço da primeira instrução, que nesse instante o conteúdo dos registos é o indicado, e que vai iniciar-se o "*instruction fetch*" dessa instrução. Considere ainda o *datapath* e a unidade de controlo fornecido na Figura 1.
  - a) Escreva, em *Assembly* do MIPS, o trecho de código correspondente às seis instruções presentes na tabela da direita e indique, para cada uma delas, o endereço de memória em que se encontra. Crie *labels* sempre que tal seja adequado. **Justifique todos os passos da sua resposta**.
  - b) Face aos valores presentes no segmento de dados (tabela da esquerda) e ao código que obteve na alínea anterior, determine, <u>justificando</u>, o número total de ciclos de relógio que demora a execução completa desse trecho de código (desde o instante inicial do *instruction fetch* da primeira instrução até ao momento em que vai iniciar-se o *instruction fetch* da instrução presente em "**next:**"), bem como o valor final do registo **\$6**.
  - c) Represente, sob a forma de um diagrama temporal, a evolução do sinal de relógio e dos sinais de controlo "PCWrite", "RegWrite", "RegDst", "IRWrite" e "ALUOp" durante a execução (em sequência e pela ordem apresentada) das 3 primeiras instruções do trecho de código apresentado na Figura 2 (Nota: represente "don't care" por /////). <u>Justifique adequadamente a sua resposta</u>.



Figura 1



## Departamento de Electrónica e Telecomunicações Arquitectura de Computadores I Exame Final (Resolução) – 03.01.2006

1.

a) As instruções nativas utilizadas para saltos condicionais são beq, bne e slt. O salto é efectuado de \$4 >= \$5. Mas \$4 >= \$5 ⇔ ~(\$4<\$5). Decompondo em instruções nativas tem-se

slt \$1, \$4, \$5 beq \$1, \$0, else

b)

| opcode   | address   |
|----------|-----------|
| (6 bits) | (26 bits) |

O campo address é multiplicado por 4 (o resultado da multiplicação tem 28 bits) e é de seguida concatenado aos 4 bits mais significativos do PC (Program Counter).

c)

S
E
(1 bit) (8 bits)

F
(23 bits)

A representação é feita em sinal e módulo.

S representa o sinal (0 para positivos e 1 para negativos)

E é o expoente codificado em excesso 127 (Expoente real = E - 127)

F é a mantissa

Se este método não fosse utilizado, não seria possível saber quantos digitos reservar para a parte inteira e para a parte fraccionária, sabendo que o espaço de armazenamento é limitado.

d) O datapath pipelined está dividido em 5 fases. Como a fase "Memory Access" (MEM) aparece antes da fase de "Write Back" (WB), as instruções do tipo R têm que passar por essa fase para poderem chegar à fase WB (fase necessária à sua conclusão). Na figura seguinte mostra-se um problema que poderia ocorrer caso as instruções do tipo R não passassem pela fase MEM. Trata-se de uma instrução de load seguida de uma instrução do tipo R. Do lado esquerdo mostra-se o que é correcto (todas as instruções passam pelas 5 fases) e no lado direito mostra-se o problema. As duas instruções estão a tentar escrever no banco de registos ao mesmo tempo.

| IF | ID | EX | MEM | WB  |    |
|----|----|----|-----|-----|----|
|    | IF | ID | EX  | MEM | WB |

| IF | ID | EX | MEM | WB |
|----|----|----|-----|----|
|    | IF | ID | EX  | WB |
|    | •  | -  |     | \  |

a) SW

$$T = Somador + (Sign Extend + Shifter + Somador) + ALU + Escrever memória = =  $5 + (4 + 3 + 5) + 5 + 9 = 31 \text{ ns}$$$

TIPO-R

$$T = Somador + Ler File Register + ALU + Escrever File Register = 5 + 3 + 5 + 4 = 17 ns$$

Branch

$$T = Somador + (Sign Extend + Shifter + Somador) + ALU =$$
  
= 5 + (4 + 3 + 5) + 5 = 22 ns

Considerando o set de instruções apenas com estas três instruções, a máxima frequência do relógio é o inverso do maior atraso, ou seja

$$f = 1/31 ns = 32 MHz$$

b) 
$$f = 25 \text{ MHz} \Rightarrow T = 1/25 \text{ } \mu\text{s} = 0.04 \text{ } \mu\text{s} = 40 \text{ ns} \text{ (tempo para cada instrução)}$$

$$T' = 0.45*31 + 0.35*17 + 0.20*22 = 24.3 \text{ ns}$$

T' / T = 61% (aprox.) é a utilização do datapath.

3.

Os valores a codificar são 1.1101\*2^-59 e -1.00000101\*2^69 1° valor:

$$S = 0$$

$$E = -59 + 127 = 68$$
 (decimal) = 01000100 (binário)

2° valor

$$S = 1$$

$$E = 69 + 127 = 196 \text{ (decimal)} = 11000100 \text{ (binário)}$$

Os valores normalizados para IEEE-754 são portanto

0 01000100 11010000000000000000000 ⇔ 0x22680000 1 11000100 0000010100000000000000 ⇔ 0xE2028000

```
b)
      Expoente do resultado: 69-(-59) = 128
      Sinal do resultado
                         : 1 \text{ xor } 0 = 1 (o resultado é negativo)
      1.00000101
                   | 1.1101
           111
                   .1001
           1110
           11101
               0
      O resultado é: -0.1001 * 2^128 = -1.001*2^127
      No formato IEEE-754 fica:
      A tabela vem preenchida na última página.
4.
             $16, $15, $11
a)
      sub
      Código máquina
             000000 01111 01011 10000 00000 100010
             opcode rs
                                 rd shamt funct
                           rt
      Branch Target
             0x8022*4 + PC = 0x20088 + 0x4000C8 = 0x0042014C
      Operação $15 - $11
            0x000A0F4 - 0x100F4F0A = 0xEFF151EA
b)
      1)
             PCWrite=0
             PCWriteCond=1
             Conclui-se que é uma instrução do tipo branch
             ALUOp=01 (subtracção)
            CPInv=1 (se a ALU devolver 0 o salto é efectuado – beq)
             Trata-se da instrução beq (opcode = 0x04)
```

Inst[25-0] = 0x2A6FFF1

## 000100 10101 00110 111111111111110001

O offset está representado em complemento para 2, o seu valor é -0xF. Para calcular o branch target address efectua-se a seguinte operação

 $(PC+4) + 4*offset \rightarrow 0x0040006C - 0x3C = 0x00400030$ 

A instrução é finalmente, beq \$21, \$6, 0x00400030

- 2) Está na frase Branch Conclusion (3ª e última fase) já que PCWriteCond=1 e ALUZero = 0 (a ALU já fez a subtracção e já tem o resultado disponível).
- 3) Como o salto não é efectuado (PCWriteCond=1 e CPInv=1 e ALUZero=0) então o valor do PC após a execução da instrução será o Branch Target, ou seja,

0x00400030

5.

a)

```
100011 00111 00101 0000000000000100 \Leftrightarrow lw $5, 4($7) lw
```

```
000000 00101 01001 00101 00000 100100 ⇔ and $5, $5, $9 tipoR and
```

000100 00101 01000 000000000000011 
$$\Leftrightarrow$$
 beq \$5, \$8, next beq offset=3 (PC+4)+4\*offset =  $0x00400038 + 0xC = 0x00400044$  (label next)

001000 00110 00110 11111111111111111 
$$\Leftrightarrow$$
 addi \$6, \$6, -1 addi offset = -1

000101 00110 00000 11111111111111010

bne offset = -6 
$$(PC+4)+4*offset = 0x00400044 - 0x18 = 0x0040002C$$
 (label start)

| Endereço                                                                                                                                                  | Códig   | О                                      |                                  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------|---------|----------------------------------------|----------------------------------|
| 0x0045002C<br>0x00400030<br>0x00400034<br>0x00400038<br>0x0040003C<br>0x00400040<br>0x00400044                                                            | start:  | lw<br>and<br>beq<br>add<br>addi<br>bne | \$5, \$8, next<br>\$7, \$7, \$10 |
| \$5 = 0x0021B5C3<br>\$5 = 0x000000C3<br>\$5 != \$8 $\rightarrow$ 0 salto na<br>\$7 = 0x10010098<br>\$6 = 0x0000001B<br>\$6 != 0 $\rightarrow$ 0 salto é e |         |                                        | start''                          |
| \$5 = $0x0021B54E$<br>\$5 = $0x0000004E$<br>\$5 != \$8 \rightarrow o salto no salto no salto no salto no salto no salto e e                               |         |                                        | start''                          |
| \$5 = $0x0021B52F$<br>\$5 = $0x0000002F$<br>\$5 != \$8 \rightarrow o salto no salto no salto no salto no salto no salto e e                               |         |                                        | start''                          |
| \$5 = 0x0021B581<br>\$5 = 0x00000081<br>$$5 == $8 \rightarrow \text{ o salto } \text{\'e}$                                                                | efectua | do para                                | "next"                           |

b)

## Note-se que:

| Instrução | Nº de ciclos necessários | Nº de vezes que é utilizada |
|-----------|--------------------------|-----------------------------|
|           |                          |                             |
| lw        | 5                        | 4                           |
| and       | 4                        | 4                           |
| beq       | 3                        | 4                           |
| add       | 4                        | 3                           |
| addi      | 4                        | 3                           |
| bne       | 3                        | 3                           |

O nº de ciclos total é, portanto: 5\*4 + 4\*4 + 3\*4 + 4\*3 + 4\*3 + 3\*3 = 81 ciclos O valor final em  $$6 \notin 0x00000019$ 

c) Para executar as 3 instruções são necessários no total 5+4+3=12 ciclos.



- O PCWrite só toma o valor 1 no 1º ciclo de cada instrução (Instruction Fecth)
- O RegWrite é 1 no último ciclo do lw e no último ciclo do and para que se possa escrever no registo destino. O branch não escreve no banco de registos.
- O RegDst pode tomar qualquer valor (don't care) quando o RegWrite é 0. Quando este é 1, o RegDst toma o valor 0 para o lw (escreve no registo rt) e toma o valor 1 para o and (escreve no registo rd).
- O IRWrite apenas toma o valor 1 durante o Intruction Fecth.
- O ALUOp é sempre 00 (soma) no 1° e no 2° ciclos para poder calcular o PC+4 e o branch target, respectivamente. No 3° cilo é 00 para o lw para calcular rs+offset (endereço de memória a aceder) e para o and é 10 para que a operação da ALU dependa do campo funct (instruções tipo R). No caso do branch é 01 (subtracção) para efectuar a subtracção que permite comparar os registos rs e rt através da saída "Zero" da ALU.
- A partir do 3° ciclo, o ALUOp é "don't care" porque a ALU deixa de ser necessária.

## Anexo: Tabela do Exercício 4

|                          | Fase                     | 1            | Fase 2                     | Fase 3                              | F                                                              | ase 4         | Fase 5 |
|--------------------------|--------------------------|--------------|----------------------------|-------------------------------------|----------------------------------------------------------------|---------------|--------|
| Nome da fas              | e Instruc                |              | Instruction<br>Decode      | Operation<br>Execute                |                                                                | Write<br>Back |        |
| Datapath                 |                          |              |                            |                                     |                                                                |               |        |
| PC                       | 0×00400                  | 0 C 0        | 0x004000C4                 | 0x004000C4                          | 0×00                                                           | 04000C4       |        |
| Instr. Regist            | er ?                     |              | 0x01EB8022                 | 0x01EB8022                          | 0×0                                                            | 1EB8022       |        |
| Data Registe             | er ?                     |              | 0x01EB8022                 | ?                                   |                                                                | ?             |        |
| Α                        | ?                        |              | ?                          | 0×0000A0F4                          | 0×00                                                           | 00A0F4        |        |
| В                        | ?                        |              | ?                          | 0×100F4F0A                          | 0×10                                                           | 0F4F0A        |        |
| ALU Result               | 0×00400                  | 0C4          | 0x0042014C                 | 0x1FF151EA                          |                                                                | ?             |        |
| ALU Out                  | ?                        |              | 0x004000C4                 | 0x0042014C                          | 0×11                                                           | F151EA        |        |
| ALU Zero                 | 0                        |              | 0                          | 0                                   |                                                                | ?             |        |
|                          |                          |              |                            |                                     |                                                                |               |        |
| Controlo                 |                          |              |                            |                                     |                                                                |               |        |
| PCSource PCS             | 00                       |              | XX                         | XX                                  |                                                                | XX            |        |
| lorD                     | 0                        |              | Х                          | X                                   |                                                                | Х             |        |
| PCWriteCon               | d X                      |              | 0                          | 0                                   |                                                                | 0             |        |
| PCWrite                  | 1                        |              | 0                          | 0                                   |                                                                | 0             |        |
| RegWrite                 | 0                        |              | 0                          | 0                                   |                                                                | 1             |        |
| RegDst                   | Х                        |              | Х                          | х                                   |                                                                | 1             |        |
| MemWrite                 | 0                        |              | 0                          | 0                                   |                                                                | 0             |        |
| MemtoReg                 | Х                        |              | Χ                          | Х                                   |                                                                | 0             |        |
| MemRead                  | 1                        |              | 0                          | 0                                   |                                                                | 0             |        |
| IRWrite                  | 1                        |              | 0                          | 0                                   | 0                                                              |               |        |
| ALUOp                    | 00                       |              | 00                         | 10                                  | XX                                                             |               |        |
| ALU <b>S</b> elB         | 01                       |              | 11                         | 00                                  | xx                                                             |               |        |
| ALU <b>S</b> elA         | 0                        |              | 0                          | 1                                   | Х                                                              |               |        |
| -                        |                          |              | <u> </u>                   |                                     |                                                                |               |        |
| Endereço<br>· ··         | Dados<br>                | OpCode<br>0  | Funct Operação<br>0x20 add | reg \$5 0x00450                     | 007C<br>001C<br>009C<br>0081<br>0081<br>0x0040003<br>0x0040003 |               |        |
| 0x10010090               | 0x0021B500               | 0            | 0x22 sub<br>0x24 and       | reg \$6 0x00000<br>reg \$7 0x10010  |                                                                |               |        |
| 0x10010094<br>0x10010098 | 0x0021B581<br>0x0021B52F | 0<br>0x02    | 0x25 or                    | reg \$8 0x00000                     |                                                                |               |        |
| 0x10010098               | 0x0021B52F               | 0x04<br>0x05 | beq<br>bne                 | reg \$9 0x00000<br>reg \$10 0xFFFFF |                                                                |               |        |
| 0x1001003C               | 0x0021B5C3               | 0x08<br>0x0C | addi<br>andi               | \$PC 0x00400                        |                                                                |               |        |
| 0x100100A4               | 0x0021B5FF 0x23          |              | lw                         | CPU                                 | 1020                                                           |               |        |
|                          |                          | 0x2b         | sw                         |                                     |                                                                | nevt:         |        |